您好,欢迎来到保捱科技网。
搜索
您的当前位置:首页利用verilog硬件语言设计一个数字频率计电路

利用verilog硬件语言设计一个数字频率计电路

来源:保捱科技网


EDA实验报告

一.实验目的

利用verilog硬件语言设计一个数字频率计电路,掌握采用顶层原理图设计复杂逻辑电路的方法,熟悉原理 图的仿真和信号的检测方法。

二.实验内容

利用verilog语言编写十进制计数器、数字频率计控制电路和四位二进制锁存器,然后将他们分别生成原理图,最后构成一个数字频率及电路并进行仿真。

三.实验总结

通过本次实验,我学会了如何使用Quartus进行verilog语言的编程,也学会了如何对verilog的程序进行仿真,在仿真过程中还学会了如何对几个端口进行编组,以及如何对一组端口设置波形,还有设置时钟的波形。最重要的是这次实验主要是生成block原理图,我也掌握采用顶层原理图设计复杂逻辑电路的方法,我还学会了如何由verilog程序生成block图,也学会了如何对block图进行仿真。总的来说,这次实验让我学到了很多知识,我获益匪浅!

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- baoaiwan.cn 版权所有 赣ICP备2024042794号-3

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务